Diseño y caracterización de un amplificador de bajo ruido para banda X en tecnología CMOS 65 nm

Autores/as

  • Gonzalo López Gómez Grupo de Diseño Electrónico (GDE)
  • Antonio D. Martínez Pérez Grupo de Diseño Electrónico (GDE)
  • Francisco Aznar Tabuenca Grupo de Diseño Electrónico (GDE)

DOI:

https://doi.org/10.26754/jjii3a.202410692

Resumen

Esta contribución presenta el estado actual de un trabajo fin de grado (TFG), el cual consiste en el diseño de un amplificador de bajo ruido (LNA) en tecnología CMOS 65 nm para su implementación en antenas matriciales en banda X (8 GHz). A tal fin, se emplean herramientas estadísticas que evalúen las variaciones introducidas por cambios de temperatura, alteraciones en el voltaje de alimentación o aquellas inherentes al proceso de fabricación CMOS. Comprobamos que estas no modifican de manera significativa el funcionamiento de cada LNA ni producen diferencias entre ellos relevantes que repercutan en la correcta operación de la antena en conjunto.

Descargas

Los datos de descargas todavía no están disponibles.

Descargas

Publicado

2024-07-17

Cómo citar

López Gómez, G., D. Martínez Pérez, A., & Aznar Tabuenca, F. (2024). Diseño y caracterización de un amplificador de bajo ruido para banda X en tecnología CMOS 65 nm. Jornada De Jóvenes Investigadores Del I3A, 12. https://doi.org/10.26754/jjii3a.202410692

Número

Sección

Artículos (Tecnologías de la Información y las Comunicaciones)