Diseño CMOS de un desfasador para conjuntos de antenas activas 5G/6G
DOI:
https://doi.org/10.26754/jjii3a.20227024Resumen
En este trabajo se presenta el diseño de un desfasador que opera en el rango de frecuencias de 18-27 GHz. El desfasador es digitalemente programable empleando un procedimiento CMOS de 65 nm. Los resultados de la simulación proporcionan un valor RMS a 24 GHz de 3,5º para la fase y de 0,76 dB para la ganancia.
Descargas
Los datos de descargas todavía no están disponibles.
Descargas
Publicado
2022-07-18
Cómo citar
del Río Bueno, C., Esteban Eraso, U., Celma Pueyo, S., & Sánchez Azqueta, C. (2022). Diseño CMOS de un desfasador para conjuntos de antenas activas 5G/6G. Jornada De Jóvenes Investigadores Del I3A, 10. https://doi.org/10.26754/jjii3a.20227024
Número
Sección
Artículos (Tecnologías Industriales)