Optimización de una PUF de oscilador en anillo en una FPGA

Authors

  • Raúl Aparicio-Téllez Grupo de Diseño Electrónico (GDE)
  • Miguel Garcia-Bosque
  • Guillermo Díez-Señorans
  • Santiago Celma

DOI:

https://doi.org/10.26754/jjii3a.20239042

Abstract

Las Funciones Físicamente No-Clonables (PUF) basadas en osciladores de anillo (RO-PUF) son una de las implementaciones de PUF en FPGA más utilizadas actualmente. Sin embargo, la arquitectura de la FPGA afecta a la aleatoriedad de la respuesta. En este trabajo, proponemos algunas formas de optimizar una RO-PUF implementada en FPGA.

Downloads

Download data is not yet available.

Published

2023-07-07

How to Cite

Aparicio-Téllez, R., Garcia-Bosque, M., Díez-Señorans, G., & Celma, S. (2023). Optimización de una PUF de oscilador en anillo en una FPGA. Jornada De Jóvenes Investigadores Del I3A, 11. https://doi.org/10.26754/jjii3a.20239042