Improved Precoder Architecture for Duobinary Transceivers

Authors

  • Javier Aguirre Olcoz Grupo de Diseño Electrónico Instituto de Investigación en Ingeniería de Aragón (I3A) Universidad de Zaragoza
  • C. Sánchez-Azqueta Grupo de Diseño Electrónico Instituto de Investigación en Ingeniería de Aragón (I3A) Universidad de Zaragoza
  • E. Guerrero Grupo de Diseño Electrónico Instituto de Investigación en Ingeniería de Aragón (I3A) Universidad de Zaragoza
  • C. Gimeno Grupo de Diseño Electrónico Instituto de Investigación en Ingeniería de Aragón (I3A) Universidad de Zaragoza
  • S. Celma Grupo de Diseño Electrónico Instituto de Investigación en Ingeniería de Aragón (I3A) Universidad de Zaragoza

DOI:

https://doi.org/10.26754/jji-i3a.201711945

Abstract

Duobinary modulation is an attractive baseband modulation scheme for high-speed serial data transmission. This work presents a duobinary transceiver with a new precoder architecture that overcomes the glitch vulnerability of the conventional ones. It has been fabricated in a 0.13-μm PD-SOI CMOS technology and achieves 10 Gbps consuming 37 mW. 

Downloads

Download data is not yet available.

Published

2017-06-01

How to Cite

Aguirre Olcoz, J., Sánchez-Azqueta, C., Guerrero, E., Gimeno, C., & Celma, S. (2017). Improved Precoder Architecture for Duobinary Transceivers. Jornada De Jóvenes Investigadores Del I3A, 5(1). https://doi.org/10.26754/jji-i3a.201711945